收藏到云盘
纠错反馈
GB/T 15878-2015 半导体集成电路 小外形封装引线框架规范
Semiconductor integrated circuits—Specification of leadframes for small outline package
基本信息
分类信息
-
ICS分类:
【
电子学(31)
集成电路、微电子学(31.200)
】
-
CCS分类:
【
电子元器件与信息技术(L)
微电路(L55/59)
半导体集成电路(L56)
】
-
行标分类:
暂无
描述信息
-
前言:
本标准按照 GB/T1.1—2009给出的规则起草。
本标准代替 GB/T15878—1995《小外形封装引线框架规范》。
本标准与 GB/T15878—1995相比主要变化如下:
———按照标准的使用范围,将原标准的标准名称修改为“半导体集成电路 小外形封装引线框架规范”;
———关于规范性引用文件:增加引导语;抽样标准由 GB/T2828.1—2012代替 SJ/Z9007—87;增
加引用文件 GB/T2423.60—2008、SJ20129;
———标准中的4.1由“设计”改为“引线框架尺寸”,将原标准中精压深度和金属间隙的有关内容调整到4.2,并将原标准中“精压区”的有关内容并入到“精压深度”条款中;
———对标准的“4.2 引线框架形状和位置公差”中相应条款顺序进行了调整,并增加了芯片粘接区下陷和引线框架内部位置公差的有关要求;
———修改了标准中对“侧弯”的要求(见4.2.1):原标准中仅规定了在150mm 的长度方向上,不超过0.5mm,本标准在整个标称长度上进行规定;
———修改了标准中对“卷曲”的要求(见4.2.2):原标准中仅规定了卷曲变形小于0.5mm,本标准根据材料的厚度分别进行了规定;
———修改了标准中对“条带扭曲”的要求(见 4.2.4):原标准中仅规定了每条框架上扭曲不超过0.51mm,本标准将框架扭曲修改为条带扭曲,并根据材料的厚度分别进行了规定;
———修改了标准中对“引线扭曲”的要求(见4.2.5):原标准中规定了引线扭曲的角度及引线宽度上的最大偏移量,本标准删除了引线宽度上最大偏移量的规定;
———原标准未考虑精压深度对精压宽度的影响,简单地规定了精压深度的尺寸范围。本标准修改为:在保证精压宽度不小于引线宽度90%的条件下,精压深度不大于材料厚度的30%,其参考值为0.015mm~0.06mm(见4.2.6);
———将“金属间隙”修改为“绝缘间隙”,并修改了标准中对“绝缘间隙”的要求(见4.2.7):原标准规定“引线框架各内引线之间,内引线与芯片粘接区之间的距离不小于0.152mm”,本标准修改为“相邻两精压区端点间的间隔及精压区端点与芯片粘接区间的间隔大于0.076mm”;
———修改了标准中对“芯片粘接区斜度”的要求(见4.2.9):原标准中分别规定了在打凹和未打凹条件下的最大斜度,本标准统一规定为在长或宽每2.54mm 尺寸最大倾斜0.05mm;
———将原标准中的“芯片粘接区平面度”与“芯片粘接区平整度”统一规定为“芯片粘接区平面度”(见4.2.11);
———修改了标准中对“毛刺”的要求(见4.3.1):取消了原标准中连筋内外不同区域垂直毛刺的不同要求,本标准统一规定为0.025mm;
———修改了标准中对“凹坑、压痕和划痕”的要求(见4.3.2):在原标准的基础上增加划痕的有关要求;
———修改了标准中对“局部镀银层厚度”的要求(见4.4.1):原标准仅规定了局部镀银层的厚度,本标准对局部镀银层厚度及任意点分别进行了规定;
———增加了“铜剥离试验”的有关要求(见4.6);
———增加了“银剥离试验”的有关要求(见4.7);
———对标准“5 检验规则”中相应条款进行修改,参照 GB/T14112—2015检验规则,并增加了鉴定批准程序和质量一致性检验的有关内容;
———修改了标准中对“贮存”的有关要求:原标准有镀层的保存期为3个月,本标准规定为6个月(见7.2);
———增加了规范性附录 A“引线框架机械测量”。
请注意本文件的某些内容可能涉及专利。本文件的发布机构不承担识别这些专利的责任。
本标准由中华人民共和国工业和信息化部提出。
本标准由全国半导体器件标准化技术委员会(SAC/TC78)归口。
本标准起草单位:厦门永红科技有限公司。
本标准主要起草人:林桂贤、王锋涛、申瑞琴。
本标准所代替标准的历次版本发布情况为:
———GB/T15878—1995。
-
适用范围:
本标准规定了半导体集成电路小外形封装(SOP)引线框架(以下简称引线框架)的技术要求及检验规则。
本标准适用于半导体集成电路小外形封装冲制型引线框架。
-
引用标准:
下列文件对于本文件的应用是必不可少的。凡是注日期的引用文件,仅注日期的版本适用于本文件。凡是不注日期的引用文件,其最新版本(包括所有的修改单)适用于本文件。
GB/T2423.60—2008 电工电子产品环境试验 第2部分:试验方法 试验 U:引出端及整体安装件强度
GB/T2828.1—2012 计数抽样检验程序 第1部分:按接收质量限(AQL)检索的逐批检验抽样计划
GB/T7092 半导体集成电路外形尺寸
GB/T14112—2015 半导体集成电路 塑料双列封装冲制型引线框架规范
GB/T14113 半导体集成电路封装术语
SJ20129 金属镀覆层厚度测量方法
相关标准
相关部门
相关人员
关联标准
-
GB/T 34900-2017
微机电系统(MEMS)技术 基于光学干涉的MEMS微结构残余应变测量方法
-
GB/T 36477-2018
半导体集成电路 快闪存储器测试方法
-
SJ/Z 11353-2006
集成电路IP核转让规范
-
GB/T 12750-2006
半导体器件 集成电路 第11部分:半导体集成电路分规范(不包括混合电路)
-
GB/T 35010.3-2018
半导体芯片产品 第3部分:操作、包装和贮存指南
-
GB/T 11498-1989
膜集成电路和混合膜集成电路分规范(采用鉴定批准程序) (可供认证用)
-
GB/T 15295-1994
电缆分配系统用混合集成电路高频宽带放大器系列和品种
-
GB/T 36479-2018
集成电路 焊柱阵列试验方法
-
GB/T 3432.2-1989
半导体集成电路TTL电路系列和品种 54/74H系列的品种
-
GB 3430-1989
半导体集成电路型号命名方法
-
GB/T 12842-1991
膜集成电路和混合膜集成电路术语
-
GB/T 15878-1995
小外形封装引线框架规范
-
GB/T 35010.1-2018
半导体芯片产品 第1部分:采购和使用要求
-
GB/T 14032-1992
半导体集成电路数字锁相环测试方法的基本原理
-
GB/T 20515-2006
半导体器件 集成电路 第5部分:半定制集成电路
-
GB/T 13062-1991
膜集成电路和混合膜集成电路空白详细规范(可供认证用)
-
SJ/Z 11359-2006
集成电路IP核开发与集成的功能验证分类法
-
SJ 20157-1992
半导体集成电路JT54LS32和JT54LS86型LS—TTL或门详细规范
-
GB/T 14027.2-1992
半导体集成电路通信电路系列和品种 脉码调制编译码器系列品种
-
GB/T 14129-1993
半导体集成电路TTL电路系列和品种 PAL系列的品种